愛伊米

整合的層次和環節

導 讀

整合,integration,是指將不同的功能單元匯聚到一起,並能實現其特定功能的過程,整合多指人類的活動,積體電路、系統整合是比較常見的名詞。前面一篇文章,整合的尺度和維度,我們從尺度和維度兩個方面對整合進行了解析。這篇文章,我們從層次-Level和環節-Step兩個方面來剖析現代電子整合技術。

Integration

1

整合的層次

電子系統的整合主要分為三個層次(Level):晶片上的整合,封裝內的整合,PCB板級整合,如下圖所示:

整合的層次和環節

晶片上整合的基本單元是電晶體Transistor,我們稱之為功能細胞 (Function Cell),大量的功能細胞整合在一起形成了晶片。

封裝內整合的基本單元是上一步完成的裸晶片或者小晶片Chiplet,我們稱之為功能單元 (Function Unit),這些功能單元在封裝內整合形成了SiP。

PCB上整合的基本單元是上一步完成的封裝或SiP,我們稱之為微系統(MicroSystem),這些微系統在PCB上整合為尺度更大的系統。

可以看出,整合的層次是一步步進行的,每一個層次的整合,其功能在上一個層次的基礎上不斷地完善,尺度在也不斷地放大。

到了PCB這一層次,電子系統的功能已經比較完備,尺度也已經放大適合人類操控的地步,加上其他的部件,就構成了人們最常用的系統——常系統 (Common System),例如我們每天接觸的手機或電腦。

晶片上的整合

晶片上的電晶體之所以被稱作功能細胞,因為它是不可再分的最小功能單位。

功能細胞的數量也成為系統先進性的重要標誌,人體的細胞數量為40~60萬億,系統如果要想真正成為像人一樣智慧的系統,其包含的功能細胞或許也要達到相同的量級。

為了整合更多的功能細胞,電晶體只能越做越小。現在的電晶體尺寸可能只有最初電晶體剛發明時尺寸的億萬分之一,而其基本功能卻是沒有變化的。

晶片上的整合,首先要製造出功能細胞,並將它們整合在一起,這些作為功能細胞的電晶體是怎麼製造出來並整合在一起的呢?從極簡的視角來說,我們需要了解三類材料和三類工藝。

導體、半導體、絕緣體

雖然晶片上的材料非常多,現代積體電路中用到的材料幾乎要窮盡元素週期表,所有的材料可以分為三大類:導體、半導體、絕緣體。

導體負責傳輸電子,絕緣體負責隔離電子,其中最重要的自然是半導體,因為它是可變的,它有時候變成導體(導通),允許電子透過,有時候可變成絕緣體(關斷),阻隔電子透過。並且,這種變化是可控的,透過設計特別的結構,並施加電流或者電壓來控制。

在導體中,導帶與價帶重疊,其中不存在禁帶,電子容易產生移動,在外加電場下形成電流;在半導體中,少部分電子可以躍遷到導帶,並在外加電場下形成電流;在絕緣體中,電子無法越過禁帶,因而無法形成電流。

整合的層次和環節

加工藝,減工藝,圖形轉移

製造晶片的工藝很多,完成一顆晶片製造的工藝流程多達上千種,這些工藝可以分為三大類:加工藝,減工藝,圖形轉移。

加工藝

簡單來說就是在基底上增加材料,例如,離子注入,濺射、化學氣相沉積CVD,物理氣象沉積PVD等都可以歸類為加工藝。

減工藝

簡單來說就是在去除材料,例如刻蝕,化學機械拋光CMP,晶圓整平等都可以歸類為減工藝。

圖形轉移

是三類工藝裡面最多且最難的,因為每一步的加工藝或者減工藝基本都要以圖形轉移為依據。圖形轉移就是將設計的出來的圖形,轉移的晶圓上,涉及到的是掩膜、光刻、光刻膠。圖形轉移其實也是人類思維和

智慧的轉移

整合的層次和環節

每一步的加工藝或者減工藝前後都需要進行圖形轉移,這樣才能將特定的圖形制作在晶片上。這些圖形多層疊加,將半導體、導體、絕緣體三類材料組合在一起形成特定的立體結構,在晶圓平面

創造出功能細胞

,實現了相應的功能。三類材料 + 三類工藝就能造就如此複雜的晶片,也真應了古人講的“一生二,二生三,三生萬物”。數千道工序之後,晶片上整合的產品是晶圓,晶圓被切割後就形成了晶片Chip或者芯粒Chiplet,為下一個層次的整合做準備。

整合的層次和環節

封裝內的整合

並非所有的晶片或者芯粒都需要在封裝內進行整合,單晶片也可以直接封裝並應用在PCB板上。然而,隨著摩爾定律日漸失效,封裝內的整合越來越受到重視,SiP、先進封裝、Chiplet、異構整合、2。5D、3D等概念日益成為業內關注的焦點,封裝內的整合終於迎來了春天。

整合的層次和環節

封裝內整合不會用到半導體的特性,因此封裝內整合所用的材料主要分為兩大類:導體和絕緣體,整合的主要目的就是將上一層次(晶片上的整合)所完成的晶片或芯粒在封裝內整合並進行電氣互聯,形成微系統。最初的封裝都是單晶片的,並沒有整合的概念,傳統的單晶片封裝的主要作用有三個:

晶片保護、尺度放大、電氣連線

。以SiP為代表的多晶片封裝在傳統封裝的基礎上又增加了3個功能:

提升功能密度,縮短互連長度,進行系統重構

。封裝內的整合緩解了晶片上整合的壓力,從而被看作延緩摩爾定律終結的神兵利器。封裝內的整合由於不需要製造功能細胞(Transistor),而只是將功能單元(chiplet)組裝起來,因此其整合的難度被晶片上的整合要低不少。

封裝內整合的另一個特點就是靈活度高,可分為2D、2D+、2。5D、3D、4D五種整合的維度(詳見:整合的尺度和維度)。

封裝內整合的結果就是形成以SiP、先進封裝為代表的功能單元,我們可以稱之為微系統。

整合的層次和環節

整合的層次和環節

PCB上的整合

從電子整合的歷史來說,PCB上的整合應該是最早出現的,PCB的出現比封裝早了11年,比積體電路早了22年。

PCB出現之前,元器件都是用電線直接連線的,除了非常凌亂,整合密度也是難以提升的。

雖然和積體電路以及封裝相比,PCB出現的歷史最早,但由於受封裝尺寸和封裝引腳密度的制約,PCB上整合技術的發展相對比較緩慢,從最初的單面板發展到雙面板、多層板,組裝工藝也由插裝式發展為表面貼裝SMT,組裝密度也越來越高。

今天,PCB上基本都是雙面安裝元器件,板層也能達到幾十層,高密度HDI板、剛柔結合板,微波電路板,埋入式器件板等都在廣泛應用。

和封裝內的整合一樣,PCB上整合也不會用到半導體的特性,因此所用的材料主要分為兩大類:導體和絕緣體。整合的主要目的就是將上一層次(封裝內的整合)所完成的微系統模組再次整合並進行電氣互聯,並和其他部件一起,形成常系統,例如我們常用的手機和電腦。

整合的層次和環節

整合的層次和環節

整合的層次和環節

Integration

2

整合的環節

上面我們講述了電子系統的整合的三個層次:晶片上的整合,封裝內的整合,PCB板級整合。每一個層次的整合,都分為不同的環節。

晶片上整合的環節

晶片上的整合主要分為兩大環節:器件製造和金屬互連,也稱為前段工藝FEOL和後段工藝BEOL。

器件製造(前段工藝)

器件製造就是在單晶矽片上透過光刻、刻蝕,離子注入,濺射、化學氣相沉積,物理氣象沉積、化學機械拋光、晶圓整平等工藝步驟,製造出被我們稱為功能細胞的電晶體、電阻、電容、二極體等。現在的5nm工藝可以在1mm 毫米的面積上製造出超過1億隻以上的電晶體。電晶體的製造過程,主要包括隔離、柵結構、源漏、接觸孔等形成工藝,一般稱之為前段工藝(FEOL, Front End of Line)。

單晶矽透過離子注入可形成,N、N+、N-,P、P+、P-等多種不同參雜濃度的半導體,多晶矽則作為柵極或者電阻使用。

下圖所示為FinFET電晶體在顯微鏡下的照片,其中較高的白色橫樑為柵極G,矮橫樑為Fin,其寬度約為柵極寬度的0。67倍,柵極的兩側為源級S和漏極D。

整合的層次和環節

金屬互連(後段工藝)

電晶體層製造好後,透過鎢等金屬製造接觸孔contact連線電晶體和首層佈線,然後透過多層金屬佈線和過孔進行電氣互連,早先的晶片用鋁佈線,現在的晶片多用銅佈線。

用於連線電晶體等器件的多層金屬佈線的製造,主要包括互連線間介質沉積,金屬線的形成,引出焊盤形成,一般稱為後段工藝(BEOL, Back End of Line)。

金屬互連中採用的導體有鎢、銅、鋁等金屬,絕緣體則有氧化矽,氮化矽,高介電常數膜,低介電常數膜,聚醯亞胺等。

下圖所示為晶片上的金屬互連線在顯微鏡下的照片,可以看出多層佈線結構,目前的工藝可以支援超過10層以上的金屬佈線。

整合的層次和環節

越是先進的積體電路工藝,由於結構尺寸越來越小,各種效應層出不窮,為了解決這些效應,製造出功能正常的電晶體,所用的元素種類越來越多,幾乎是一場窮盡元素週期表的運動。

下圖給出了前段工藝FEOL和後段工藝BEOL的結構示意圖,先在矽基底上製造電晶體,然後透過金屬互連將它們連線起來並引出到晶片的PAD。

整合的層次和環節

封裝內整合的環節

早先的封裝比較簡單,主要起著晶片保護、尺度放大、電氣互連的作用。其示意圖大致如下,透過鍵合線Bond Wire將晶片的PAD連線到封裝基板或者引線框架,然後再連線到外部引腳,透過引腳的排列方式,可分為BGA,CGA,QFP,LCC,SOP,DIP等多種封裝形式。

整合的層次和環節

傳統的封裝由於內部結構比較單一,都是用鍵合線將晶片引腳連線的引線框架或者基板,而外部引腳排布方式卻多樣化,因此人們談論起封裝,津津樂道的就是其外部的各種封裝形式。因此我們說:

傳統封裝重外不重內。

而到了SiP和先進封裝時代,這種情況發生了巨大的改變,SiP和先進封裝其外部封裝形式逐漸統一到引腳排布更多、互連密度更大的BGA,CGA等封裝形式,而封裝內部由於有了整合的功能,其結構變得越來越複雜,人們對封裝的關注逐漸由外部的封裝形式轉變為內部的封裝結構。因此我們說:

先進封裝重內不重外

為了提高封裝內的功能密度,需要在封裝內整合更多的功能單元,傳統的鍵合線連線方式已經無法滿足要求,人們發明出多種多樣的先進封裝技術,下面我們就看看其中最為典型的技術。

晶片上的RDL和TSV製作

在晶片表面佈線,透過RDL (Redistribution Layer) 重新佈線層將PAD連線到佔位更寬鬆的位置並製作凸點Bump,我們稱之為XY平面的延伸。然後透過Bump,晶片就可以直接安裝在基板上了,這種工藝被稱為倒裝焊 Flip Chip,看看下面的圖,你就會明白為啥叫倒裝了。

整合的層次和環節

倒裝焊工藝出現於上世紀60年代,和鍵合線基本是同時代的產物,歷史已經很久了,我一般不稱之為先進封裝。倒裝焊晶片由於無法堆疊,因此無法進行Z軸的延伸,人們就發明出了能打穿整個晶片體的通孔技術,被稱作TSV(Through Silicon Via)技術。TSV有許多工藝難點需要克服,我認為最需要解決的是TSV的位置選擇和孔徑縮小。因為TSV需要穿過整個晶片體,位置選擇不好就會損壞內部的電路連線和電晶體,所以位置選擇很重要。孔徑的縮小也是為了儘可能少佔晶片上的空間。畢竟1mm 面積可以安放一億隻以上的電晶體,弄不好幾個億一下子就沒了。

不過,現在的TSV技術的發展也日益強大,據稱可以在1mm 面積蝕刻出多達一百萬個TSV,完全能滿足高密度互連的需求。

下圖就是晶片上的TSV示意圖,透過TSV可將晶片上下表面透過金屬導體連線起來,為晶片堆疊做好了準備。

整合的層次和環節

在晶片上製作TSV實在是太難了,只有頭部的Foundry廠可以做,這種TSV通常被稱作3D TSV。

為了進一步提高整合度,人們又發明出了在矽基板Interposer上製作出TSV,被稱作2。5D TSV。

Interposer上的RDL和TSV製作

Interposer被稱為矽轉接板,插入器,可以提供比普通基板更高的互連密度。

下圖所示為典型的矽轉接板,上面3層金屬,下面2層金屬,中間透過矽通孔連線,我們稱之為3+2結構。

整合的層次和環節

Interposer上的TSV通常比晶片上的TSV尺寸大一些、密度小一些,製作難度也要低一些,目前OSAT封測廠可以加工的就是此類2。5D TSV。製作好Interposer,我們就可以將晶片或者芯粒安裝在矽轉接板上了。如下圖所示,因為結構上包含了3D TSV和2。5D TSV,因此我們稱之為2。5D+3D先進封裝。

整合的層次和環節

Substrate上的互連線路製作

下一步,我們還需要製作封裝基板Substrate,封裝基板的材質種類比較多,可分為有機基板和陶瓷基板。

有機基板是由有機樹脂和玻璃纖維布為主要材料製作而成,導體通常為銅箔。有機樹脂通常包括:環氧樹脂(FR4),BT樹脂(雙馬來醯亞胺三嗪樹脂),PPE樹脂(聚苯醚樹脂),PI樹脂(聚醯亞胺樹脂)等。陶瓷基板相對有機基板有更好的機械效能和熱效能,通常包含HTCC、LTCC、氮化鋁等陶瓷基板。下圖所示為典型的有機基板結構,中間4層為Laminate層壓法制作,上下表面的2層為Buildup積層法制造,我們稱之為2+4+2結構。

整合的層次和環節

封裝基板一般頂部安裝器件,底部透過BGA和PCB連線。

器件裝配及封裝

下面,我們將Chiplet、Inteposer、Substrate組裝起來,並採用先進封裝工藝進行處理,就形成了完整的先進封裝。

整合的層次和環節

封裝內整合的結果具備了系統的功能,並且體積微小,我們可以稱之為SiP或者微系統。

PCB上整合的環節

晶片在封裝內整合完成後,尺寸還不夠大,另外有些分立元器件、例如大的電容、變壓器等也無法整合到晶片封裝內部,因此,對於電子產品來說,PCB始終是必不可少的。

PCB互連線路的製作

PCB的製造工藝和有機基板類似,其佈線密度沒有有機基板高,結構也相對比較簡單。PCB上多采用通孔結構,雖然現在高密度HDI板也採用了盲埋孔結構,但通孔由於結構簡單,成本低廉,在PCB中得到了普遍的應用。下圖所示為6層通孔結構PCB,透過PCB,可將器件固定並進行電氣互連。

整合的層次和環節

PCB上元器件裝配

PCB加工好後,需要將封裝好的元器件組裝在PCB上,如下圖所示,並透過PCB對外接外掛和外部裝置相連。

整合的層次和環節

從Transistor到PCB的全圖

下面,我們給出一張從電晶體(Transistor)到PCB的整合全圖,如下所示:

整合的層次和環節

(這張圖建議讀者儲存,因為這張圖可能是

業內第一張從電晶體到PCB的5級電路整合全圖

,由Suny Li手工繪製。因為是示意圖,並未嚴格按照比例繪製,實際上,從電晶體到PCB,尺寸擴大了約1000000倍)

電晶體(NMOS或PMOS)在矽基底上製造完成後,透過接觸孔連線到晶片上的金屬佈線,再連線到晶片的Pad,然後透過RDL連線到3DTSV,透過uBump連線到矽轉接板上的RDL和2。5DTSV,再透過Bump連線到封裝基板,然後透過封裝基板上的連線和過孔連線到BGA,最後連線到PCB上的佈線和過孔。從電晶體到PCB,完整的5級電訊號通路如下:

TransitorContactCopperPadRDL 3DTSVuBumpRDL 2。5DTSVBumpTrace Via BGATrace Via PCB

在積體電路晶片上,人類透過電晶體實現了

功能的創造

,在SiP或先進封裝上實現了

功能的重構

和尺度的放大,在PCB上進一步進行

功能的重構

和尺度的放大。從電晶體到PCB,尺度放大了一百萬倍,可以和人類自身的尺度相匹配。最終,PCB和其他的部件有機地組合在一起,成為了現代人手中隨時隨地可以操作的手機和工作中基本無法離開的電腦。